NICS Design Lab 송년회 및 회식
NICS Design Lab 송년회 및 회식
2025 2학기 광운대학교 참빛설계학기
- 총장상 수상
- "방향 인식용 저전력 AI 반도체 칩 설계," 고정은, 김민석, 최우빈.
2025 대한전자공학회 추계학술대회 My Chip 경진대회
- 대한전자공학회 회장상 수상
- 중앙대학교 김민휘 교수 연구실 + 광운대학교 채주형 교수
2025 대한전자공학회 추계학술대회
- 인공지능반도체 인력양성센터 특별세선 발표
- 이준철 / 유용규
NICS Design Lab 회식 (2025.11.25/26)
2025 Asian Solid-State Circuits Conference TPC Meeting (Memory Commitee)
- TPC Meeting (2025.07.25)
- TPC Lunch (2025.11.05)
미래디스플레이 전략연구실 사업 2025년도 하계워크샵 (2024.08.12)
2025 대한전자공학회 주관 "Hyper Scale AI를 위한 컴퓨팅과 인터컨넥트: 성능의 한계를 넘어서" 워크샵 발표 (2025.07.24)
- 강연 주제: High-Bandwidth Short-Reach Interconnect for Hyper-Scale Computing
2025 Synthesis, Modeling, Analysis and Simulation Methods, and Applications to Circuit Design 국제학술대회 참석 및 논문 2건 발표 (2025.07.07-10)
1. 유용규, 윤주형, 임채현, 채주형, "SystemVerilog-based modeling and verification of 25.6-GBaud/lane PAM-3 receiver."
2. 임채현, 윤주형, 유용규, 채주형, "SystemVerilog-based modeling and verification of 40-Gb/s/lane PAM-3 transmitter for USB4.0 Gen4."
2025 IDEC Congress Chip Design Contest 우수 포스터상 수상 (2025.07.03)
- 한찬흠, 이기수, 이준철, 채주형 , "A VM-Terminated PAM-3 Transmitter Using Floaing Middle Level With Enhanced Signal Integrity and Energy Efficiency for Low-Power Memory Interfaces." [News Link]
2025 IDEC Congress 참가 및 Chip Design Contest 포스터 발표 4건 진행 (2025.07.03)
1. 이호성, 전익현, 이지원, 고은비, "Precharge-Controlled 4T1C eDRAM Macro for Reconfigurable Digital Compute-In-Memory with Dual Multiplication Modes."
2. 이호성, 전익현, 이지원, 고은비, "DLO-DCIM: A Dual-Logical-Operation 9T-SRAM-Based Digital Compute-In-Memory Macro Supporting Independent Bit Line Control-Based Dual Row Access."
3. 한찬흠, 이기수, 이준철, 채주형 , "A VM-Terminated PAM-3 Transmitter Using Floaing Middle Level With Enhanced Signal Integrity and Energy Efficiency for Low-Power Memory Interfaces."
4. 유용규, 윤주형, 이종민, "An NRZ Transceiver for Low-Power Memory Interfaces Achieving 13 Gbps at 0.52 pJ/bit Transmitter and 12 Gbps at 0.073 pJ/bit Receiver."
NICS Design Lab 하계 워크샵 (2025.06.25-27)
대한전자공학회 차세대 리더육성 컨소시엄 - 신진 SERDES 연구회 킥오프 워크샵 (2025.06.25)
- 광운대학교 채주형 교수 연구실 / 연세대학교 박관서 교수 연구실
/ 한양대학교 추민성 교수 연구실 / DGIST 김가인 교수 연구실
/ 서울시립대 서민재 교수 연구실
2025 대한전자공학회 하계종합학술대회 학회 참석 및 논문 발표 (2025.06.25)
- 하건우, "LPDDR 메모리 인터페이스의 임피던스 매칭을 위한 ZQ Calibration 회로 설계."
연구실 회식 (2025.04.24 / 2025.05.08)
연구실 회식 (2025.03.26)
학위수여식 및 졸업식 행사 (2025.02.24)
한찬흠 박사과정 IEEE SSCS Student Travel Grant Award 수상 (2025.02.16)
- 2025 International Solid-State Circuits Conference (ISSCC) 참가 지원
제32회 한국반도체학술대회 참석 (2025.02.13)
2025 International Conference on Electronics, Information, and Communication (ICEIC) 학회참석 및 논문 발표 (2025.01.21)
2024 NICS Design Lab 송년회 (2024.12.18)
2024 한국 대학생 반도체회로설계 경진대회 동상 수상 (2024.12.11)
- 윤주형, 유용규, 이종민 (지도교수: 채주형)
2024 대한전자공학회 추계학술대회 우수학생논문상 수상 (2024.11.22)
- 전민우, 이종민, 채주형, "엣지 디바이스를 위한 Dual-Row 구조의 Capacitive Coupling 기반 SRAM CIM." [News Link]
21st International SoC Design Conference (2024.08.19-22)
- Short Tutorial (채주형 교수)
"Recent R&D Trends for High-Bandwidth Memory Interfaces."
- Special Session 발표 (이지원, 이호성 석사과정)
1. "16-Kb 1T1C DRAM supporting conventional and compute-in-memory access modes."
2. "Design of 16-Kb 6T SRAM supporting wide parallel data access for enhanced computation speed."
미래디스플레이 전략연구실 사업 킥오프 및 하계워크샵 (2024.08.16)
2024 반도체공학회 하계학술대회 논문발표 (2024.07.16)
- 전민우, 이종민, 최지유, 채주형, "커패시터 커플링 기반 2단계 충방전 방식 16-Kb 8T1C SRAM Computing-in-Memory."
2024 IDEC Congress Chip Design Contest (CDC) 2건의 포스터 발표 (2024.07.09)
- 한찬흠, 이기수, 채주형, "A 25.2-Gb/s/pin NRZ/PAM-3 dual-mode transmitter with embedded partial DBI achieving 133% I/O bandwidth/pin efficiency and 19.3% DBI efficiency."
- 천현준, 이지원, 이호성, 전익현, 채주형, "Design of a 16-Kb 1T1C DRAM for Conventional and Compute-in-Memory Access Modes Support."
2024 IDEC Congress Chip Design Contest (CDC) 우수포스터상 수상 (2024.07.09)
- 한찬흠, 이기수, 채주형 [News Link]
삼성미래기술육성사업 연구프로젝트 Kick-Off Meeting (2024.06.05) [News Link]
2024 스승의 날 기념촬영 (2024.05.14)
ISSCC 2024 Review Workshop 발표 (2024.05.10)
- "13.9. A 25.2-Gb/s/pin NRZ/PAM-3 dual-mode transmitter with embedded partial DBI achieving 133% I/O bandwidth/pin efficiency and 19.3% DBI efficiency" 논문 리뷰
2024 IEEE International Solid-State Circuits Conference (2024.02.20)
- 한찬흠, 이기수 석사과정 참가
- 한참흠 석사과정 논문 발표 [News Link]
13.9. A 25.2-Gb/s/pin NRZ/PAM-3 dual-mode transmitter with embedded partial DBI achieving 133% I/O bandwidth/pin efficiency and 19.3% DBI efficiency
2024 International Conference on Electronics, Information, and Communication (2024.01.29)
- 2024 ICEIC 참가 및 구두 발표 (이호성 석사과정)
- Broze Prize 수상 (Best Paper Awards) [News Link]
29th Asia and South Pacific Design Automation Conference (2024.01.23)
- University LSI Design Contest 참가/구두발표/시연 (이종찬 석사과정)
- Silver Prize 수상 [News Link]
2023년 NICS Design Lab 송년회
삼성전자 연구 및 개발분야 소개 및 리쿠르팅 진행 (2023.12.08)
- 삼성전자 파운드리사업부 IP개발팀 박준영 박사
2023 인공지능반도체 아이디어 경진대회 과학기술정보통신부 장관상(대상) 및 광운대학교 총장상(우수상) 수상 (2023.11.30)
- 전익현 (지도교수: 채주형) [News Link]
- 주제: 면적/파워를 개선한 PIM용 Reconfigurable Multi-Bit Signed/Unsigned Digital Adder
제24회 대한민국 반도체설계대전 기업특별상 수상 (2023.11.07)
- 채주형 교수 연구팀 (이호성, 박주진, 문세진, 이완규) 기업특별상 (실리콘마이터스) 수상 [News Link]
- 주제: DRAM Compute-in-Memory Design for CNN Operations using Verilog
2023 반도체공학 가을학교 강연 (2023.10.06)
- "PIM 회로설계의 기초"
퀄리타스반도체 허철 이사 초청 세미나 및 리쿠르팅 행사 (2023.09.25)
- 반도체전공트랙 및 AI반도체 인력양성사업 공동 주관
2023 ITC-CSCC 2편 논문 발표
1. 이완규: Improvement of data retention time in gain-cell embedded DRAM using MOMCAP.
2. 최병두: A 21-Gb/s PAM-3 driver using ZQ calibration with middle-level calibration to improve level separation mismatch ratio.
2023 대한전자공학회 하계학술대회 4편 논문 발표
1. 이종찬: ZQ code analysis and effect for impedance matching of single-ended NRZ voltage-mode driver.
2. 이기수: Design of single-ended NRZ receiver for memory interfaces using quarter-rate clocking architecture.
3. 한찬흠: Design of CLK lane transceiver for 3.2Gb/s forwarded clocking system.
4. 최병두: Design of a 30-Gb/s PAM-3 transmitter with 2-tap feed-forward equalizer for next-generation memory interfaces.
2023년도 1학기 참빛설계학기 우수상 수상 (2023.06.16)
1. CIMson (우수상 수상)
- 주제: DRAM Compute-in-Memory Design for CNN Operations using Verilog
- 조원: 이호성, 문세진, 박주진, 이완규
스승의 날 (2023.05.15)
졸업식 및 학위수여식 행사 (2023.02.27)
2023 ICEIC 참가 및 논문 발표 (2023.02.05~08, 싱가포르)
1. 이준철, 김태오 (포스터 세션 발표)
- Module Implementation and Simulation of Timing Contraint Check Function of I2C Protocol Using Verilog
2022년도 2학기 참빛설계학기 2팀 참여 및 장려상 수상 (2022.12.16)
1. Prevengers (장려상 수상)
- 주제: Multi-Level Signaling 기반의 High-Bandwidth I/O 설계
- 조원: 강수일, 강동우, 한찬흠
2. POPIM
- 주제: AI Hardware Design
- 조원: 우희정, 백승연, 윤승택, 우지민
2022 대한전자공학회 추계학술대회 참가 및 논문 발표 (2022.11.25~26)
1. 채주형 교수 (우수신진연구자세션 초청강연)
- Transceiver Design Technique for Highly-Reflective Memory Interfaces
2. 천현준 (구두 발표)
- 저전력 VLSI SOC 최적화를 위한 3T_GC_eDRAM 분석
3. 이지원 (포스터 발표)
- PVT 변동에 따라 나타나는 다양한 2T GC-eDRAM의 Data Retention 현상
4. 강수일, 강동우 (포스터 발표)
- 32Gb/s PAM-4 송신기 설계와 1-tap FFE 효과 분석
퀄리타스반도체 김두호 CEO 초청 세미나 (2022.11.17)
NICS Design Lab 저녁 회식 (2022.11.11)
2022 광운 반도체 산학연 심포지엄 참가 및 연구실 소개 (2022.11.03)
2022 인공지능 반도체 융합연구센터 (AI-SRC) 하계 교육캠프 강연
- 강연 주제: 메모리 인터페이스 설계
2022 인공지능 반도체 융합연구센터 (AI-SRC) 하계 교육캠프 참가
- 최병두 (석사과정), 이지원, 이기수 (이하 학부연구생) 캠프 참가
반도체설계교육센터 (IDEC) 강연
- 강연 주제: 고속 메모리 인터페이스 설계
2022 반도체공학회 하계학술대회 논문 발표
1. 신준섭, 최병두 (포스터 발표)
- 주제: PAM-3 를 위한 디지털 기반의 24-bit PRBS Generator 의 구현
2022 대한전자공학회 하계학술대회 우수학생논문상 수상
- 논문 제목: 단일 종단 PAM-3 전압 모드 드라이버의 ZQ Calibration 회로 설계
- 최병두 (석사 과정)
- 기사링크 (Link)
2022 대한전자공학회 하계학술대회 논문 발표
1. 최병두 (구두 발표)
- 주제: 단일 종단 PAM-3 전압 모드 드라이버의 ZQ Calibration 회로 설계
2. 강수일, 강동우 (포스터 발표)
- 주제: Verilog-A 를 이용한 PRBS Generator 와 Serializer 모델링 및 Conventional 구조와 LVSTL 구조 Driver 비교 분석
3. 송재원, 이기수, 홍완기 (포스터 발표)
- 주제: 온도와 공급 전압 변화에 둔감한 신뢰할 수 있는 PUF 설계 및 평가
2022 IEEE Solid-State Circuits Society(SSCS) Seoul Chapter 신년회
- IEEE Solid-State Circuits Magazine 2022 Fall Issue에 소개 [Link]
2022년도 1학기 참빛설계학기 우수상 수상 (기사 링크 (Link))
- 주제: Hardware Security (Physical Unclonable Function IC Design)
- 조원: 송재원, 이기수, 홍완기
Lab Introduction (2022.06.13-15)
- IEEE International Conference on Artificial Intelligence Circuits and Systems (AICAS).