<聲明>
此處所分享之所有專題作品為我共同參與製作,
絕無抄襲或複製他人網站,
如有不妥請來信與我討論。
分享及轉載等引用請告知我並標示出處,
若該作品含多位共同製作者,
需所有共同製作者皆同意才供您使用。
製作核心晶片:EPM3064ALC44-10
晶片開發環境:MAX PLUS II
協助製作:何O能
指導老師:新北市立泰山高中 陳O中老師
相信各位看到這個電路應該是不陌生
由其為本科系的同學
雖然說市上已有許多各式各樣、
且時間更為準確的數位電子鐘
但其實不必在意別人可以做出精美的數位電子鐘
數位邏輯如果學得好
人人都可以設計出數位電子鐘
此項專題正好是小弟我本人在高中所做的專題
由於吾人利用數位乙級的子版製作
且數位乙級所使用之晶片(EPM3064ALC44-10)容量實在有限
所以在下利用兩塊並接使用 進而擴充其可用容量
但至今吾人仍認為此電路設計及元件擺設有待加強
至於功能部分吾人在此簡單說明
既然是數位電子鐘
就要可以從00:00~23:59計數
且可以讓使用者自行設定12時制或24時制
既然說是時鐘就要可以設定時間
不過我在此電路中增加一個功能
其為就是展示模式
也就是說
我不必等待24小時看其完整性
藉由外部輸入控制改變其輸入頻率
如此就可以觀察分個、分拾、時的進位狀況
最大需注意的地方就是push button的彈跳現象
再來最難克服的地方就是雜訊問題了
焊接不良或是子版電路設計不良或是其他緣故都可能使電路產生嚴重雜訊
另外還有發現
同樣電路若利用單晶片製作
其雜訊狀況較小
相較之下
單晶片與CPLD在設計上有些差異
不過我認為
若同一電路可以利用各種硬體設備製作出
那才是真正學會
唯有學精了才能融會貫通
在此提供各位讀者作為參考