장윤성, 이한호, "64비트 AXI4-Stream 기반 64Gbps급 AES-256-GCM 하드웨어 아키텍처 설계" 2025년 한국전기전자학회 하계학술대회, 2025.08.13.
장윤성, 이한호, "양자내성암호를 위한 이중 입출력 SHA-3 하드웨어 아키텍처의 고속 FPGA 및 ASIC 구현" 2025년 반도체공학회 하계학술대회, 2025.7.15.
양슬비, 강경균, 이한호, "AXI 인터페이스 기반 ML-KEM 양자내성암호 하이브리드 암호시스템의 RTL 설계 및 FPGA 구현" 2025년 반도체공학회 하계학술대회, 2025.7.15.
김다빛, 김유빈, 이한호, "FPGA 기반 Lightweight CNN Depthwise Convolution 가속기 설계" 2025년 반도체공학회 하계학술대회, 2025.7.15.
장윤성, 김정훈, 김영훈, 이한호, "HLS 기반 SLH-DSA 양자내성암호 HW 가속기 설계 및 실시간 영상 전자서명 FPGA 시스템 구현" 2025년 반도체공학회 하계학술대회, 2025.7.15.
장윤성, 김정훈, 김영훈, 이한호, "AIMer 한국형 양자내성암호의 HLS 기반 FPGA 구현 및 분산 네트워크 전자서명 시스템" 2025년 반도체공학회 하계학술대회, 2025.7.15.
장윤성, 김정훈, 김영훈, 이한호, "HLS 기반 SHA-3 연산 최적화를 통한 SLH-DSA 하드웨어 구현 및 성능 분석" 2025년 SoC 학술대회, 2025.5.10.
장윤성, 이한호, "HLS 기반 ML-DSA 양자내성암호 HW 가속기 설계 및 실시간 영상 전자서명 시스템의 FPGA 구현" 2025년 반도체공학회 동계학술대회, 2025.1.13.
강경균, 정해성, 이한호 "재구성형 ML-KEM 양자내성암호 아키텍처 설계" 2024년 대한전자공학회 추계학술대회, 2024.11.21. [PDF]
서영홍, 김예지, 이채은, 이한호 "머신 비전 태스크에서 비트레이트-정확도 최적화를 위한 이미지 전처리" 2024년 반도체공학회 하계학술대회, 2024.07.16. [PDF]
최철호, 이한호, "Vision Transformer을 위한 저비용 하드웨어 친화적인 Activation 함수" 2024년 반도체공학회 하계학술대회, 2024.07.16.
장윤성, 이한호, "ML-DSA 양자내성암호 아키텍처의 HLS설계 및 FPGA 구현" 2024년 반도체공학회 하계학술대회, 2024.7.16.
강경균, 이한호 "ML-KEM 양자내성암호 기반 하이브리드 암호 시스템의 HLS설계 및 FPGA구현" 2024년 반도체공학회 하계학술대회, 2024.07.16.
장윤성, 이한호, "ML-DSA 양자내성암호의 HLS-기반 설계 및 실시간 영상 전자서명 시스템의 FPGA 구현" 2024년 SoC 학술대회, 2024.5.11. (포스터발표)
정해성, 이한영, 이한호, "HLS를 이용한 양자내성암호 아키텍처의 FPGA 설계 및 구현" 2023년 제 6회 반도체공학회 종합학술대회, 2023.12.01.
이철우, 이한호, "동형암호를 위한 NTT Twiddle Factor Generator HW 아키텍처 설계" 2023년 반도체공학회 하계학술대회, 2023년 7월 18일.
김현선, 이한호, "재구성형 Crystals-KYBER 양자내성암호 아키텍처 설계" 2023년 반도체공학회 하계학술대회, 2023년 7월 18일.
스테파누스, 이한호, "동형암호를 위한 재구성형 Iterative-NTT 아키텍처의 FPGA 구현" 2023년 SoC 학술대회, 2023년 5월 13일.
쯔엉 당 꽝, 이한호, "Configurable Polynomial Arithmetic Module for CRYSTALS-Dilithium and Kyber PQC schemes" 2023년 SoC 학술대회, 2023년 5월 13일.
이창현, 이한호, " 양자내성암호시스템의 HLS-RTL Hybrid 기반 HW/SW 공동 설계" 2022년 제5회 반도체공학회 종합학술대회, 2022년 12월 7일.
이재혁, 이한호, "동형암호를 위한 가변적인 구조의 CKKS 기반 암호화 아키텍처" 2022년 대한전자공학회 추계학술대회, 2022년 11월 25일.
이창현, 이한호, "양자내성암호시스템의 HLS-기반 HW/SW 공동 설계" 2022년 반도체공학회 하계학술대회, 2022년 7월 12일.
조민재, 이재혁, 이한호 "동형암호를 위한 재구성형 NTT 아키텍처의 FPGA 구현" 2022년 대한전자공학회 하계학술대회, 2022년 6월 29일.
엄용준, 김성재, 이한호, "HLS를 이용한 Module-LWE 기반 양자내성암호의 FPGA 구현" 2021년 반도체공학회 종합학술대회, 2021년 12월 15일.
엄용준, 김성재, 이재윤, 김영기, 이정현, 정주희, 허유진, 이한호, "HLS를 이용한 Lattice 기반 양자내성암호의 FPGA 구현" 2021년 대한전자공학회 추계학술대회, 2021년 11월 26일.
김성재, 엄용준, 이한호, "양자내성암호를 위한 Crystals-Kyber 하드웨어 가속기 구현" 2021년 대한전자공학회 추계학술대회, 2021년 11월 26일.
김지수, 두옹옥팝, 이한호, "NewHope 양자내성암호를 이용한 영상 암호 시스템 구현" 대한전자공학회 추계학술대회, 2020년 11월 27일.
최동우, 이한호, "필터 분해 기법을 이용한 에너지 효율적인 재구성형 CNN 가속기 설계," 대한전자공학회 추계학술대회, 2019년 11월 22일.
응웬딴뚜이, 이한호, "고성능 Ring-LWE 암호프로세서," 2019년 SOC 학술대회, 2019년 5월17일.
응웬티바오쩜, 이한호, "5G 통신용 효율적인 QC-LDPC 인코더 구조," 2019년 SoC 학술대회, 2019년 5월 17일.
임평연, 응웬딴뚜이, 이한호, "High-Throughput NTT Multiplier Design for Ring-LWE Cryptography," 제 26회 한국반도체학술대회, 2019년 2월 13일.
임평연, 응웬딴뚜이, 이한호, "NTT 기반 곱셈기를 이용한 Ring-LWE 암호프로세서," 2018년 SoC학술대회, 2018년 5월 11일.
김동현, 이한호, "Ring-LWE 암호시스템을 위한 NTT-기반 다항식 곱셈기 구조," 2017 대한전자공학회 하계종합학술대회, 2017년 6월 30일.(우수 학생논문상 수상)
최대현, 이한호, "Iterative- BCH 복호기를 위한 고성능 인터리빙 방법," 2017년 SoC학술대회, 2017년 5월 26일.
김태성, 최대현, 이한호, "Test Syndrome 기반 저면적 연판정 BCH 복호기," 2017년 한국반도체학술대회, 2017년 2월 13일.(우수포스터상 수상)
윤하람, 이한호, "Efficient Successive-Cancellation Polar Decoder," 2015년 한국반도체학술대회, 2015년2월11일.
응웬 티 바오 쩜, 조태상, 이한호, "Mixed-Radix FFT 연산을 위한 고속 저 복잡도 MDF 하드웨어 구조," 2015년 대한전자공학회 추계학술대회, 2015년 11월 27일. [PDF]
사부흐, 이한호, "멀티-기가비트급 WLAN용 멀티-모드 QC-LDPC 복호기," 차세대스마트라디오 종합학술대회, 69-70쪽, 2014년 11월 13일.
사부흐, 이한호, "멀티-기가비트급 멀티-모드 LDPC 복호기 구조," 2014년 대한전자공학회 하계종합학술대회, 2074~2075쪽, 2014년 6월 25일.
김철호, 이한호, "고속 저복잡 연속-제거 극부호 복호기 구조," 2014년 SoC 학술대회, 2014년 5월 17일.
정보석, 김철호, 이한호, "WBAN을 위한 저면적 저전력 BCH 복호기," 2014년 한국반도체학술대회, 2014년 2월 25일.
최창석, 이한호, "Two-way merging Min-Max architecture for QC-NB-LDPC code," 2013년 대한전자공학회 하계종합학술대회, 2013년 6월.
양승준, 연제웅, 김철호, 이한호, "100Gbps급 저면적 병렬 BCH 복호기 구조," 2013년 SoC 학술대회, 2013년 5월 3일.
연제웅, 양승준, 이한호, “100Gbps Iterative BCH 복호기 구조,” 2012년도 한국스마트미디어학회 추계학술발표대회, pp. 352-354, 2012년 12월 1일.
김영우, 김영균, 전태현, 이한호, “OFDM 통신시스템의 샘플링 주파수 오차 보정 방법,” 한국통신학회 2012년도 하계종합학술발표회, April 30, 2012. [PDF]
박정인, 양승준, 연제웅, 이한호, “A High-Speed Low-Complexity Time-Multiplexing Reed-Solomon based FEC Architecture.”, 2012년 SoC학술대회, April 21, 2012. [PDF]
백승호, 이한호, “60GHz OFDM-기반 WPAN을 위한 패킷 검출 및 반송파 주파수 옵셋 추정 구조 설계 및 분석,” 2011년 SoC학술대회, pp. 295-299, April 30, 2011. [PDF]
강한길, 이기훈, 이한호, “광통신시스템을 위한 고속 저복잡 이중처리 BCH 복호기 구조.” 2010년 SoC학술대회, pp.139-142, May 1. 2010. [PDF]
윤상호, 이한호, “광통신용 40Gb/s Concatenated BCH 복호기 구조.” 2009년 SoC학술대회, May 2009.
윤상호, 이한호, "40Gb/s급 BCH(2040, 1930) 복호기 구조," 2008년도 SoC학술대회, pp. 25-28 (2008.05.10)
윤상호, 이승범, 이한호, "40Gb/s 광통신시스템을 위한 BCH(3860,3824) 복호기 구조," 제 15회 한국반도체학술대회, pp. 1048-1049, (2008.02.20).
이승범, 최창석, 이한호, "광통신용 40Gb/s Forward Error Correction 구조," 제 15회 한국반도체학술대회, pp. 1018-1019, (2008.02.20). (우수 포스터상 수상)
이한호,최창석,이용민,최진택,이종호,정덕진, "진화 하드웨어 시스템을 위한 재구성 가능한 디지털 신호처리 구조," 대한 전자공학회 2006년도하계학술대회 (2006.06.21).
최창석,오영재, 이한호, "부분 재구성 방법을 이용한 재구성형 FIR 필터 설계," 대한 전자공학회 2006년도하계학술대회 (2006.06.21). (우수논문상 수상)
이지성,이한호,"MB-OFDM UWB 통신 시스템을 위한 고속 2-Parallel Radix-2^4 FFT 프로세서의 설계," 대한 전자공학회 2006년도하계학술대회 (2006.06.21).
신민혁,이한호,"소비전력 인지형 곱셈 연산 누적기의 설계 및 구현," 대한 전자공학회 2006년도하계학술대회 (2006.06.21).
오영재,정갑성,이한호,이종호, "동적 부분 재구성 방식을 이용한 재구성형 Booth 곱셈기의 구현" 대한 전자공학회 2005년도 하계학술대회(05.6.24)