Q1) 캡스톤 디자인에서는 어떤 연구를 하나요?
아날로그 집적회로 설계 관련 연구를 수행하며, 쉽게 생각하면 전자회로1/2 에 이어지는 전자회로3 라고 보면 됩니다.
리눅스 환경에서 서버에 접속하여 Cadence 툴 등 집적회로 설계를 위한 EDA 툴을 사용하여 집적회로 설계를 경험해보는 연구를 수행합니다.
저잡음 증폭기, 아날로그 프론트엔드, ADC, DAC, LDO, oscillator, Bandgap reference 등 아날로그 집적회로에 사용되는 IP 를 설계해보는 과정을 경험할 수 있습니다.
아날로그 반도체 설계 과정을 경험하고, 대학원에 진학하거나, 반도체 설계 대기업 (삼성전자/SK하이닉스/LX세미콘) 등, 파운드리 (DB하이텍/키파운드리 등), 팹리스 (어보브반도체 등) 기업으로 진로를 희망하는 학생들에게 추천합니다.
Q2) 조별로 하나요? 개인으로 하나요?
둘 다 가능합니다. 혼자 수행하는 경우도 있고, 2~3인이 팀을 이루어 진행하기도 합니다.
Q3) 프로젝트 결과물을 경진대회나 학회 등에서 발표할 기회가 있나요?
캡스톤디자인 프로젝트 결과물을 반도체학술대회, 대한전자공학회 하계/추계 학부생 논문 경진대회, IDEC 칩 설계 경진대회 등 다양한 외부 학회/대회에 출품하고 수상하는 사례들이 다수 있습니다.
Q4) 프로젝트 진행 기간 및 방식 등이 궁금합니다.
우리 연구실의 캡스톤 디자인은 학부 3학년 말부터 신청을 받고, 선정 과정을 거쳐서 약 9명/3팀 정도가 1년 정도의 기간 동안 진행합니다.
겨울 방학 중에 리눅스 및 EDA 툴 교육을 수행하고, 이후 학생들이 자료 조사 과정을 거쳐서 관심있는 아날로그 집적회로 주제를 선정하여 설계 과정을 거치고, 1달에 한번 정도씩 진도 점검 미팅/세미나/발표를 수행합니다.
Q5) 캡스톤 디자인을 수행하면서 대학원 연구실 학부연구생(인턴)을 수행할 수 있나요?
캡스톤 디자인을 수행하면서, 연구실 환경이나 연구 주제 등을 파악하고, 우리 연구실을 포함한 대학원 진학을 희망할 경우 학부 연구생으로 선발하여 연구실에서 생활할 수 있습니다. 학부 연구생에게는 매월 소정의 연구 장학금도 지급합니다.