Examen 2 de sistemas digitales 2

1.- El circuito integrado 74LS299, que se muestra en la figura, se describe bien

como:

A) Un registro con salidas paralelo que se pueden poner en tercer estado.

B) Un registro con entradas paralelo que se pueden poner en tercer estado.

C) Un registro con entradas paralelo y desplazamiento solo a la derecha para DS0.

D) Un registro con entrada paralelo y salida paralelo seleccionable con S1 y S0

1.- Las ecuaciones que corresponden a algunas de las cuatro celdas Q3Q2Q1Q0 que forman un registro con una entrada selectora M que sirve para escoger con 0 que su contenido se desplace a la izquierda y con 1 que se desplace a la derecha, admitiendo información por una entrada I son:

A) D0 =MQ1 + /MI; D3 = MI + /MQ3

C) D0 = MQ1 + /MI; D2 = MQ3 + /MQ0

B) D1 = MQ2 + /MQ0; D2 = MQ3 + /MQ1

D) D1 = MQ2 + /MQ0; D3 = MI + /MQ3

2.- Las ecuaciones que corresponden a algunas de las cuatro celdas Q3Q2Q1Q0 que forman un registro con una entrada selectora M que sirve para escoger con 0 que cargue en serie y con 1 que cargue en paralelo son:

A) D0= MQ1 + /MI ; D3 = MI + /MP3

C) D0= MP0 + /MI ; D2 = MP2 + /MQ1

B) D1= MP2 + /MQ0 ; D2 = MP2 + /MQ1

D) D1= MP1 + /MQ0 ; D3 = MI + /MP3

3.- Las ecuaciones que corresponden a algunas de las cuatro celdas Q3Q2Q1Q0 que forman un registro con una entrada selectora M que sirve para escoger con 0 que su contenido se desplace a la derecha y con 1 lo retenga son:

A) D1= MQ1 + /MQ2 ; D3 = MI + /MQ3

C) D0= MQ0 + /MQ1; D2 =MQ3 + /MQ0

B) D1 = MQ1 + /MQ2 ; D2 = MQ3 + /MQ2

D) D0 = MQ0 + /MQ1 ; D3 = MQ3 + /MI

4.- Registro con capacidad de capturar la información a través de una sola línea de entrada y con una disposición para recorrer sus datos almacenados una posición de bit en cada pulso de reloj y presentar sus datos también en una sola línea de salida.

A) Registro PIPO B) Registro SISO C) Registro de Corrimiento D) Registro PISO

5.- Registro de n bits con una disposición para capturar datos en forma simultánea y con habilidad para recorrer sus datos almacenados una posición de BIT en cada pulso de reloj.

A) Registro PIPO B)Registro SISO B) Registro SIPO D) Registro PISO

6.- Registro de n bits con una disposición para capturar datos en forma simultánea

y con habilidad para presentarlos también sus datos almacenados en forma

simultanea, en cada pulso de reloj.

A) Registro PIPO B)Registro SISO C) Registro de Corrimiento D) Registro PISO

7.- El circuito integrado 74LS298, cuyo esquemático se muestra en la figura es un:

a) Registro con modo de carga serie y salida paralelo.

b) Registro de desplazamiento a la derecha con entrada paralelo.

c) Registro con doble entrada paralelo.

d) Registro con entrada paralelo y salida serie.

8.- Una sección del circuito integrado 74LS164, se muestra en la figura. Manteniendo el pin 9 (/MR) en nivel alto durante cuatro pulsos consecutivos de reloj y las entradas AB en los valores lógicos 00,01,11,10 en cada pulso respectivamente, las salidas Q0,Q1,Q2 y Q3 estarán en las condiciones.

a) 0101 b) 0010 c) 0100 d) 1011

9.- El circuito integrado 74LS194, llamado registro universal, basa sus modos de

carga en:

A) La conexión simultánea de la entrada MR al CLEAR de cada FF.

B) La conexión simultánea de la entrada CP a cada FF.

C) La utilización de un FF-SR en cada BIT del registro.

D) La utilización de un multiplexor en cada celda.