小林和淑
京都工芸繊維大学電子システム工学専攻(電気電子工学系) 教授
略歴
京都府立嵯峨野高校卒業(1987/03)
京都大学工学部電子工学科卒業(1991/03)
京都大学大学院工学研究科電子工学修了(1993/03)
京都大学大学院工学研究科電子工学科,情報学研究科通信情報システム専攻助手(1993/04-2001/03)
京都大学大学院情報学研究科通信情報システム専攻助教授/准教授(2001/04-2002/03, 2004/04-2009/03)
東京大学大規模集積システム設計教育研究センター助教授(2002/04-2004/03)
京都工芸繊維大学電子システム工学専攻(電気電子工学系)教授(2009/04-)
京都工芸繊維大学設計工学域長(2018/4~2021/3), 副学域長(2021/4~2023/3)
京都工芸繊維大学グリーンイノベーションラボ長(2018/10~2022/3)
京都工芸繊維大学京都グリーンラボ長(2022/4~)
応用物理学会超集積エレクトロニクス産学連携委員会委員長(2023/1~)
研究活動
集積回路の設計と評価
一時故障に強靭な回路 (宇宙,自動車,スーパーコンピュータ向け)
経年劣化の評価とその対策 (自動車等の長期使用を前提とした回路向け)
混載フラッシュメモリ技術を用いた不揮発SRAM
パワーエレクトロニクス
SiCのMHz動作に向けた高速スイッチング用ゲートドライバ
GaN 集積回路
パワーデバイスの信頼性とその対策
量子コンピュータ
JST Moonshotの目標6「2050年までに、経済・産業・安全保障を飛躍的に発展させる誤り耐性型汎用量子コンピュータを実現」のプロジェクトマネージャーとして「スケーラブルな高集積量子誤り訂正システムの開発」のプロジェクトを2022/10/1より開始しています.
補助金等
パワートランジスタの放射線耐性の実測評価(半導体関連メーカー共同研究)
自動車向けスタンダードセルの開発(LSIメーカー共同研究)
重粒子線を用いたソフトエラー耐性評価(ファブレスメーカ共同研究)
経年劣化の評価とモデル化(半導体関連メーカ共同研究)
終了した研究課題
Variation-aware reconfiguration (ばらつきを利用して速度と歩留まりを最適化する再構成可能回路)
System-Cを用いたコンフィギャラブルプロセッサ
メモリベース並列演算回路 FMPP (Functional Memory-type Parallel Processor)
極低電力かつ高信頼で長時間動作可能な「もの」のインターネット機器の実現(科研費基盤(B))
高周波ゲートドライバの開発 (JSTスーパークラスタ 事業, 回路・システム研究開発Gr)
シミュレーションによるRTNノイズの評価技術の開発(電機メーカー共同研究)
宇宙環境でも使用可能な耐放射線IOバッファ(人工衛星メーカ受託研究)
自動車向け耐放射線FF(半導体関連メーカー共同研究)
耐放射線FFの宇宙応用に向けた実装(ASICデザインハウス共同研究)
FinFETのソフトエラー耐性のシミュレーションによる評価(ASICメーカー共同研究)
発表論文
著書・訳書
SystemVerilogによるFPGA/ディジタル回路設計入門, 共著, オーム社, 2023年
Noise in Nanoscale Semiconductor Devices, 共著,Springer, 2020年
VLSI Design and Test for Systems Dependability, 共著, Springer, 2019年
CMOS VLSI 回路設計基礎編,監訳,丸善出版,2014年
CMOS VLSI 回路設計応用編,監訳,丸善出版,2014年
集積回路工学,共著,オーム社,2013年
アナログ電子回路,共著,オーム社,2013年
LSI技術者のための親切な電磁気学,一部訳,丸善出版,2005年
ディジタル集積回路の設計と試作,共著,培風館,2000年