El diseño de Sistemas Digitales con FPGA el profesor Vera lo realiza con el Lenguaje VHDL, y utiliza para la síntesis las herramientas EDA Quartus II. Los Módulos que más utiliza de esta herramienta son: VHDL_compiler, RTL_viewer, Chip_planner, SignalTap ...
El profesor Vera ha diseñado usando las herramientas de Synopsys, Cadence, Compass Design Automation (adquirida por Avant! Corporation, la cual fue a su vez adquirida por Synopsys en 2002), Viewlogic (adquirida por Synopsys en 1997), Workview Plus, Tanner EDA, EDA de Xilinx (XACT y Foundation Design Tools), Orcad, entre otras.
Lenguajes de Especificación HDL y SDLs
Además del VHDL, el profesor Vera ha trabajado: Cuda, C ansi, C++, Fortran 77, Pascal, Abel, Spice y Emsambladores. También tiene experiencia en la administración de sistemas SUN-SPARC basados en Solaris (Unix System V) y Windows.