Tarea 1, Pensar en hardware es fácil.
Tarea 2, Refuerzo de Tarea 1.
Tarea 2B, Vector Processor MXP
Tarea 3, Investiga.
Tarea 4, Diseña un Divisor de Frecuencia
IEEE 754 a Decimal y de Decimal a IEEE 754
WebCast OpenCL de Altera
Tarea 5, Sincronizadores de frecuencia.
Tarea 6, Sincronizadores de datos y ejercicio FSM(Hacer del punto 1 al 5)
Tarea 7, Moduladores y LFSRs.(En el punto 10 utilizar OpenCores(NCO) y MegaWizard de Altera, a partir del ejemplo que se da de Xilinx en la tarea)
Tarea 8, Investiga sobre los sistemas multicore Nios II.
Ver video sobre SoC FPGAs