類比電路設計自動化 CAD

目標 : 在SOC設計架構下,混合類比訊號IC部份的設計角色越來越吃重。然而眾所皆知,這類有經驗的工程師難以短時間培養完成,因此使得各大IC設計公司一直積極尋找可 替代方案,而混合信號設計尺寸自動化是目前比較有可能解決的方式。 由於隨著常規設計任務的複雜性增加,自動化技術越來越能夠在更短的時間內找到等於或者比人工設計方式更好的解決方案,即當電路架構及設計複雜性達到某種程度時,自動化技術將成為優先考慮的選擇。另一方面的觀察是由於很多電路架構已經十分成熟,設計又達到足夠的複雜度,以致自動化解決方案成為設計者的首選。另外我們也從幾個未來趨勢的觀點來討論電路自動化的優點及可行性:1.硬體成本大幅下滑、2.硬體性能更加優秀、3. 優秀類比工程師奇貨可居、4. 電路架構越來越成熟等,這些因素都是有利於電路尺寸自動化設計的趨勢。

該演算法最大的優點是它比其它的演算法更能在有限的時間快速找到可以接受的最佳解,利用該演算法來將OPAMP最佳化,然後我們再將這樣的設計介面網路化,以讓一般的使用者能夠透過網路就能夠享受這樣自動化設計流程的便利。目前我們已把這樣的流程利用程式語言結合電路模擬軟體寫出一套用在Regulator及比較大型的Sigma Delta ADC的尺寸自動化設計上。