아날로그 시스템 연구실에 오신 것을 환영합니다!
아날로그 회로 설계에 관심있는 석/박사과정 및 학부 연구생을 모집합니다!
연구실에 관심있는 학생은 chase@hufs.ac.kr 로 이메일 바랍니다.
About ASL
Analog System Lab. In the Division of Semiconductor and Electronics Engineering at HUFS is interested in the areas of Sensor ROIC (Analog Front-end, High-precision Amplifier, Capacitance-to-digital Converter), ADC (Delta-sigma Modulator, SAR ADC), Display IC (Display Driver, Touch sensor).
Research Areas
•전기자동차용 BMS 16 bit 2 MS/s SAR ADC
•Resonator-based Touch Sensor for Flexible Display
•Fast Reliable Gate driver In Panel with Bazel LTPS
•Low-dropout Regulator with IR-drop compensation
Projects
배터리 매니지먼트 시스템 向 16비트 ADC 개발, (주)S* 社, 2025.09 ~ present.
RISE(지역혁신중심 대학지원체계) 사업, 경기도, 2025.03 ~ present.
첨단산업 인재양성 부트캠프사업 (반도체 분야 - 시스템반도체), 한국산업기술진흥원, 2024.03 ~ present.
[특허 기술이전 / Coupang, Inc.] 전하 공유와 전하 재분배를 기반으로 한 저전력 아날로그 디지털 변환기 및 그 방법, 10-1568228
[특허 기술이전 / 유니* 社] 용량성 결합 연속 시간 델타시그마 변조기 및 그 동작 방법, 11,025,269
[특허 기술이전 / 유니* 社] 연속 시간 델타-시그마 변조기, 10,491,237
NEWS & EVENTS
24.12 Chaegang Lim gave a seminar talk on 'Energy-efficient Capacitance-to-Digital Converter' at KETI
24.09 Chaegang Lim Joined Hankuk University of Foreign Studies, Division of Semiconductor and Electronics Engineering
24.08 Chaegang Lim served as '팹리스 IP활용지원 선정평가위원' at 한국반도체산업협회
22.05 Chaegang Lim joined Samsung Electronics, Memory Division
22.04 Chaegang Lim received 'Best Poster Award of the 29th Korean Conference on Semiconductors
20.10 Chaegang Lim at el. received '2020 ISOCC OPENEDGES Technologies Award'
20.06 Chaegang Lim and Yohan Choi received '제 21회 대한민국 반도체설계대전 기업특별상 (Cadence)'
17.01 Chaegang Lim was a Visiting Scholar at the University of Texas at Austin as (supervised by Prof. Nan Sun)
Publications
Journal
Chaegang Lim, Soonsung Ahn and Chuwoo Kim, "Resonant Touch Sensing for Large-area Flexible OLED Displays ," process in Nature Electronics.
Chaegang Lim and Jaegeun Song, "A 12-bit 10-MS/s Two-Step Subranging SAR ADC," submitted in IEEE Transactions on Circuits and Systems II.
Chaegang Lim, Yohan Choi, Jaegeun Song, Soonsung Ahn, Seokwon Jang, and Chulwoo Kim, "An 88.9 dB SNR Fully-Dynamic Noise-
Shaping SAR Capacitance-to-Digital Converter," IEEE Journal of Solid-State Circuits, vol. 57, no. 9, pp. 2778-2790, Sep. 2022.
Jaegeun Song, Yunsoo Park, Chaegang Lim, Yohan Choi, Soonsung Ahn, Sooho Park, and Chulwoo Kim, "A 9-bit 500-MS/s 2-bit/cycle SAR ADC With Error-Tolerant Interpolation Technique," IEEE Journal of Solid-State Circuits, vol. 57, no. 5, pp. 1492-1503, May 2022.
Chaegang Lim, Yohan Choi, Yunsoo Park, Jaegeun Song, Soonsung Ahn, Sooho Park, and Chulwoo Kim, "A Capacitively Coupled CTΔΣM with Chopping Artifacts Rejection for Sensor Readout ICs," IEEE Transactions on Circuits and Systems I, vol. 68, no. 8, pp. 3242-3253, Aug. 2021.
Yunsoo Park, Jaegeun Song, Yohan Choi, Chaegang Lim, Soonsung Ahn, and Chulwoo Kim, "An 11-b 100MS/s Fully Dynamic Pipelined ADC Using a High-linearity Dynamic Amplifier," IEEE Journal of Solid-State Circuits, vol. 55, no. 6, pp. 2468-2477, Sep. 2020.
Hokyu Lee, Sejin Park, Chaegang Lim, and Chulwoo Kim, "A 100-nW 9.1-ENOB 20-kS/s SAR ADC for portable Pulse Oximeter," IEEE Transactions on Circuits and Systems II, vol. 62, no. 4, pp. 357-361, Apr. 2015.
Patent
다중 인터폴레이터가 적용된 SAR 아날로그 디지털 변환기 및 그 동작방법, 특허등록일 2024-05-02
파이프라인 아날로그-디지털 변환기의 내부 시간영역 보간 아날로그-디지털 변환기, 특허등록일 2022-02-09
축차 비교형 정전용량-디지털 변환기 및 그 동작 방법, 특허등록일 2021-11-18
Capacitively coupled continuous-time delta-sigma modulator and operation method thereof, 미국특허, 등록일 2021-06-01
용량성 결합 연속 시간 델타시그마 변조기 및 그 동작 방법, 특허등록일 2020-06-17
Continuous-time delta-sigma modulator, 미국특허, 등록일 2019-11-26
동적 레지듀 증폭기 및 이를 포함하는 파이프라인 아날로그-디지털 변환기, 특허등록일 2020-03-18
연속 시간 델타-시그마 변조기, 특허등록일 2019-05-20
오버플로우 방지를 위한 브릿지 커패시터 디지털 아날로그 변환기, 특허출원일 2018-01-23
축차 비교형 아날로그 디지털 변환기, 특허출원일 2018-01-22
델타-시그마 변조기, 특허등록일 2017-09-24
전하 공유와 전하 재분배를 기반으로 한 저전력 아날로그 디지털 변환기 및 그 방법, 특허등록일 2015-11-05
기생 커패시턴스를 보상하는 디지털-아날로그 변환 장치 및 그 기생 커패시턴스 보상 방법, 특허등록일 2016-03-24
아날로그-디지털 변환기의 동적 레지듀 증폭기 및 그 증폭 방법, 특허등록일 2015-12-31