Electrónica III




LABORATORIOS SE REANUDAN SEMANA DEL 9 OCTUBRE

EXAMEN REPETIDO 2
JUEVES 7 DICIEMBRE
1:30 (INICIAREMOS A LAS 2:00)

REVISIÓN EXAMEN 2
MARTES 5 10:00


Problemas 3-4
Ponderación +1.5:
Prob. 3 = +1.0
Prob. 4= +0.5
__________
Total    = +1.5
Entrega de Reporte formal por grupo de laboratorio
Enviar versión pdf via e-mail a más tardar sábado 25 11:59 p.m.
jose.ramos2@ues.edu.sv
Enunciados y diagramas impresos
Desarrollo de problemas a mano bolígrafo azul o negro.
Entregar versión física del pdf, el día lunes antes de las 10:00 a.m.



NOTAS EXAMEN DIFERIDO
D014002   5.38
AT14001    5.17



EXAMEN REPETIDO JUEVES 26 10:00 SLE



REVISIÓN EXAMEN 1: LUNES 16 0300  P.M.



EXAMEN 1  VIERNES 29 
HORA: 1200
LOCAL: BIBLIOTECA


ENTREGA LABORATORIO 1: LUNES 4 SEPTIEMBRE
INICIO LABORATORIO 2: SEMANA 18 SEPTIEMBRE
ENTREGA LABORATORIO 2: 2 OCTUBRE
ENTREGA TAREA 1: 18 SEPTIEMBRE
INICIO LABORATORIO 3: SEMANA 2 OCTUBRE
ENTREGA LABORATORIO 3:  16 OCTUBRE
INICIO LABORATORIO 4: SEMANA 16 OCTUBRE
 

PROGRAMA DE ASIGNATURA

BIBLIOGRAFIA
  1. Sedra/Smith. Circuitos Microelectrónicos, Quinta edición. Oxford, 1998.
  2. Gray/Meyer, Análisis y Diseño de Circuitos Integrados Analógicos, Tercera Edición. Prentice Hall, 1995.
  3. Franco. Diseño con Amplificadores Operacionales y Circuitos Integrados Analógicos, 3a Edición. McGraw-Hill Interamericana 2005. 
  4. Millman & Halkias. Integrated Electronics. Mc-Graw-Hill 1972.
Horarios
Clase: Martes-Viernes 15:00-16:45
Laboratorio

A partir de la semana del 28 de agosto, los tres grupos de laboratorio funcionarán en semana simultánea, de acuerdo a la programación siguiente:
Martes-Miércoles-Viernes 1:00-3:00

Grupos 
2A Miércoles
1B Martes
2B Viernes

TAREA 1 (5%)
Los laboratorios 2 y 3 están basados en el CD4007.  El estudiante debe estimar por medio de mediciones de laboratorio Vt y to. Se recomiendan los procedimientos de los laboratorios 1 y 3 del curso EC4902 de WPI.


 CONTENIDOS
  1. Repaso Realimentación. Estabilidad.
  2. Circuitos Integrados Analógicos
  3. Filtros,
  4. Generadores de Forma de Onda 
  5. Circuitos y Sistemas de Potencia
CALENDARIO ACTIVIDADES EVALUADAS

Imagen de Laboratorio Sample & Hold (Cortesía Munguía Aguilero & Rosa Pasasin)
  • LABORATORIO 1     
  • Laboratorio 2  
  • LABORATORIO 3     
    •       
  • LABORATORIO 4     
  • LABORATORIO 6: Modificar el diseño de la versión actual de este laboratorio, de manera que se substituya el control por medio de la luz, por un control de temperatura basado en RTD. Específicamente  la salida de potencia, debe actuar cuando la temperatura alcance los 40° (TH).  El diseño del circuito comparador debe incluir histéresis, con unvalor de TL = 36°. El pre-laboratorio consiste en el diseño  del grupo. fecha límite entrega pre-lab. 11 diciembre.
  • LABORATORIO 5:  AMPLIFICADORES SINTONIZADOS

Evaluaciones
  • Primera evaluación parcial    :  Unidades  1-3                  30%
  • Segunda evaluación parcial   :  Unidad      3-5                  30%
  • Tareas                                                                                    10%
  • Laboratorios                                                                          30%


MATERIAL DE APOYO
AMPLIFICADORES OPERACIONALES CMOS
Método de Rosenstark
paper "Stabilized amplifiers" H. S. Black

 
"Estabilidad" 
Colección de Circuitos de Operacionales
COLECCIÓN DE PROBLEMAS FILTROS Y OSCILADORES
Osciladores Senoidales
Multivibradores y Timers
Filtros y Amplificadores Sintonizados Parte II
Material de apoyo SCR
Problemas Tiristores.
-Presentación Osciladores senoidales
 - Papel semilog
- Ejemplos 28/08
- Material de "Estabilidad"
- Material de Tarea 2 "TIRISTORES: SCR´S Y TRIACS"
  puede ser consultado en Millman & Halkias, Integrated Electronics .
  En el link siguiente encontrarán un resumen Material de apoyo SCR
- ETAPAS DE SALIDA

Presentación Filtros
Hoja de datos CA3046


2016

TAREA 2 (Grupos de 4 estudiantes)
  • Problemas:
    18-22
    18-25
    18-26
    18-28
    18-31
    18-32
    18-33
    18-34
    18-35
  • Documento (calidad reporte) con enunciados y figuras impresos; y desarrollo de los problemas a mano con boligrafo negro en papel cuadriculado azul tamaño carta. Usar exclusivamente figuras del texto de referencia. Los enunciados y las figuras pueden presentarse en papel bond blanco tamaño carta.
  • Presentación pptx original del grupo (2 slides por problema); que deberá ser presentada por un miembro del grupo seleccionado al azar por el profesor.
  • Presentaciones 17 enero.
  • Referencia: Millman & Halkias. Integrated Electronics. McGraw-Hill. 
EXÁMENES 2015
Examen 1

Examen 2:

EXÁMENES 2013



DATASHEETS

  1. LM741
  2. 2N2222
  3. Timer 555
  4. LF356
  5. 74163
  6. CD4007
  7. CA3046


LINKS
  1. The Institute of Electrical and Electronics Engineers
  2. Howe: MicroElectronics, an Integrated Approach
  3. ECE 3204
  4. MITMicroelectronicDevices and Circuits, Spring 2009
  5. MIT MicroelectronicDevices and Circuits Fall 2005
  6. MIT MicroelectronicDevices and Circuits Fall 2009
  7. The Art of Prototyping Intelligent Appliances
  8. Optimal design of a CMOS Op-Amp. (paper)
  9. ECE 7570 sMART SENSOR tECHNOLOGY ii
  10. http://www.pspice.com/