VLSI/ASIC設計研習營




Contents

  1. 1 2011
  2. 2 2009


2011

 
於1/24 ~ 1/28,針對大三、大四學生舉辦「VLSI / ASIC設計研習營」,讓學生對於晶片設計流程能有初步的認識與了解。每天的課程均包含學理技術講授以及上機利用積體電路計軟體實際進行電路設計實習,以加強修課同學對現有軟體之觀念及經驗。

 
1/24 ~  1/25李俊颉、黃柏勳協助賴裕昆老師進行晶片設計的環境介紹,之後再由鍾昌庭及何英本進行硬體描述語言 ( Verilog )教學,內容包含程式撰寫、功能性模擬、邏輯合成、時序模擬。另外去介紹Xilinx ISE邏輯合成,並且燒進Xilinx MB-EVL-X3S250E-V10發展板,這次研習內容提供了19塊發展板讓參加研習的同學能夠實際操作練習。
 
1/26下午-1/28晚上為Layout介紹先由王立豪進行Hspice的教學先由最基礎的NMOS做直流分析到最後寫出一顆放大器做頻率響應的分析。 之後再由張仁霖進行layout軟體virtuoso的教學先從畫出Inverter的layout做DRC 、LVS教學接著再讓同學練習畫出NAND與做DRC、LVS的練習。最後則是由李哲民進行Laker這套軟體的教學,利用這套軟體做DRC、LVS、PEX,來了解這套軟體的方便性。最後晚上由業界講員張建平介紹下線的流程,先是介紹一些layout上常見的錯誤與layout的一些技巧最後介紹下線該注意的一些事項。

藉由此課程,讓大家了解VLSI / ASIC晶片設計的整套流程。

2009

於1/15 ~ 1/21,針對大三、大四學生舉辦「VLSI / ASIC設計研習營」,讓學生對於晶片設計流程能有初步的認識與了解。每天的課程均包含學理技術講授以及上機利用積體電路計軟體實際進行電路設計實習,以加強修課同學對現有軟體之觀念及經驗。


於 1/16由李俊颉、林致賢、周子瑜、王南程、呂明燁等授課助教進行ASIC design 的教學,簡介Cell-based和FPGA二個設計流程的差異,並且提供一系列的教學文件,教導如何撰寫Verilog code並且透過 Cadence NC Verilog進行模擬 以及Xilinx ISE邏輯合成,並且燒錄至Xilinx MB-EVL-X3S250E-V10發展板,這次研習營提供20套發展板讓每位參與的學生都可以實際練習。於1/17上午9點安排經驗分享座談會,邀請已畢業的四位學長姐分享其經驗,透過講員與學生之間的互動,了解未來的產業發展,並且經由學長姐的分享可以幫助得知目前所學的概況,這次分享座談會長達4 小時,包含3小時的經驗分享以及1小時的問答時間。於 1/19 ~ 1/21由朱政宏、張弘熙、許仲慶三位授課助教以及簡榮貴老師進行VLSI 的授課教學,由各種不同的方式介紹Layout,感受各軟體的優缺點,並且透過學習Hsipice了解各個元件的特性,藉由觀看其波形了解元件的變化,並且透過課後的練習讓學生能更深入的了解。








ĉ
ceochu,
Mar 17, 2009, 12:16 AM
ċ
2009VLSIASIC設計研習營.rar
(915k)
ceochu,
Mar 17, 2009, 1:35 AM
ċ
2011ASIC設計流程.rar
(9678k)
Steven Zhong,
Jan 25, 2011, 11:58 PM
ċ
2011VLSI設計流程.rar
(6149k)
何英本,
Feb 13, 2011, 9:45 PM
ċ
CircuitSimulationandAnalysiswithHspice.rar
(2729k)
ceochu,
Mar 17, 2009, 4:18 AM
ą
DSC05349.JPG
(1488k)
周子瑜,
May 27, 2009, 8:49 AM
ą
DSC05357.JPG
(1479k)
周子瑜,
May 27, 2009, 8:49 AM
ą
DSC05366.JPG
(1349k)
周子瑜,
May 27, 2009, 9:20 AM
ą
DSC05368.JPG
(1289k)
周子瑜,
May 27, 2009, 8:51 AM
ą
周子瑜,
May 27, 2009, 8:52 AM
ą
周子瑜,
May 27, 2009, 8:50 AM
ą
周子瑜,
May 27, 2009, 8:51 AM
Comments