01 - CPLD概念與前置準備
一個數位邏輯電路例
EPM3064ALC44-10
什麼是CPLD
另外還有SPLD
怎麼實現數位邏輯電路?
前置準備
02 - Quartus 繪圖(Block Diagram)
03 - 腳位規畫與實體接線
04 - Quartus / 腳位設置(Pin Planner) 與燒錄(Programmer)
05 - Quartus / USB Blaster 安裝設置
製作中........
工作單繳交方式
下載工作單(Word檔),進行編輯。
完成產生Word檔,轉成pdf檔。
將pdf檔傳到classroom。(課程代碼:ch6mtoh)
02 - 先來畫書本重點
可程式邏輯設計實習 / 鄭旺泉、張元庭、林佳沂 / 全華 / 04C18100
03 - 實習操作
可程式邏輯設計實習 / 鄭旺泉、張元庭、林佳沂 / 全華 / 04C18100
49~71頁
04 - 作業
05 - 表決電路
06 - 股東表決 - 有錢就是大聲(作業01)
07 - 以解碼器實現組合邏輯
08 - 共陽七段顯示器
09 - 上數計數器
10 - 7490
11 - 用ESP32產生clock,實現同步計數5 -> 3 -> 8 -> 1 -> 9的循環。
YouTube : 範例ESP32 + CPLD 計數0~9